DMEM/IMEM mirroring
This commit is contained in:
@@ -38,8 +38,7 @@
|
|||||||
#define CART_REGION_END_2_2 0x0FFFFFFF
|
#define CART_REGION_END_2_2 0x0FFFFFFF
|
||||||
|
|
||||||
#define RDRAM_REGION RDRAM_REGION_START ... RDRAM_REGION_END
|
#define RDRAM_REGION RDRAM_REGION_START ... RDRAM_REGION_END
|
||||||
#define DMEM_REGION DMEM_REGION_START ... DMEM_REGION_END
|
#define RSP_MEM_REGION DMEM_REGION_START ... 0x0403FFFF
|
||||||
#define IMEM_REGION IMEM_REGION_START ... IMEM_REGION_END
|
|
||||||
#define MMIO_REGION 0x04040000 ... 0x041FFFFF: case 0x04300000 ... 0x048FFFFF
|
#define MMIO_REGION 0x04040000 ... 0x041FFFFF: case 0x04300000 ... 0x048FFFFF
|
||||||
#define SP_REGION 0x04040000 ... 0x040FFFFF
|
#define SP_REGION 0x04040000 ... 0x040FFFFF
|
||||||
#define DP_CMD_REGION 0x04100000 ... 0x041FFFFF
|
#define DP_CMD_REGION 0x04100000 ... 0x041FFFFF
|
||||||
|
|||||||
@@ -186,10 +186,14 @@ u8 Mem::Read8(n64::Registers ®s, u32 paddr) {
|
|||||||
switch (paddr) {
|
switch (paddr) {
|
||||||
case RDRAM_REGION:
|
case RDRAM_REGION:
|
||||||
return mmio.rdp.rdram[BYTE_ADDRESS(paddr)];
|
return mmio.rdp.rdram[BYTE_ADDRESS(paddr)];
|
||||||
case DMEM_REGION:
|
case RSP_MEM_REGION: {
|
||||||
return mmio.rsp.dmem[BYTE_ADDRESS(paddr) - DMEM_REGION_START];
|
u32 mirrAddr = paddr & 0x1FFF;
|
||||||
case IMEM_REGION:
|
if(mirrAddr >= 0x1000) {
|
||||||
return mmio.rsp.imem[BYTE_ADDRESS(paddr) - IMEM_REGION_START];
|
return mmio.rsp.imem[BYTE_ADDRESS(paddr) & IMEM_DSIZE];
|
||||||
|
} else {
|
||||||
|
return mmio.rsp.dmem[BYTE_ADDRESS(paddr) & DMEM_DSIZE];
|
||||||
|
}
|
||||||
|
}
|
||||||
case 0x04040000 ... 0x040FFFFF:
|
case 0x04040000 ... 0x040FFFFF:
|
||||||
case 0x04100000 ... 0x041FFFFF:
|
case 0x04100000 ... 0x041FFFFF:
|
||||||
case 0x04600000 ... 0x048FFFFF:
|
case 0x04600000 ... 0x048FFFFF:
|
||||||
@@ -251,10 +255,14 @@ u16 Mem::Read16(n64::Registers ®s, u32 paddr) {
|
|||||||
switch (paddr) {
|
switch (paddr) {
|
||||||
case RDRAM_REGION:
|
case RDRAM_REGION:
|
||||||
return Util::ReadAccess<u16>(mmio.rdp.rdram, HALF_ADDRESS(paddr));
|
return Util::ReadAccess<u16>(mmio.rdp.rdram, HALF_ADDRESS(paddr));
|
||||||
case DMEM_REGION:
|
case RSP_MEM_REGION: {
|
||||||
return Util::ReadAccess<u16>(mmio.rsp.dmem, HALF_ADDRESS(paddr) & DMEM_DSIZE);
|
u32 mirrAddr = paddr & 0x1FFF;
|
||||||
case IMEM_REGION:
|
if(mirrAddr >= 0x1000) {
|
||||||
return Util::ReadAccess<u16>(mmio.rsp.imem, HALF_ADDRESS(paddr) & IMEM_DSIZE);
|
return Util::ReadAccess<u16>(mmio.rsp.imem, HALF_ADDRESS(paddr) & IMEM_DSIZE);
|
||||||
|
} else {
|
||||||
|
return Util::ReadAccess<u16>(mmio.rsp.dmem, HALF_ADDRESS(paddr) & DMEM_DSIZE);
|
||||||
|
}
|
||||||
|
}
|
||||||
case MMIO_REGION:
|
case MMIO_REGION:
|
||||||
return mmio.Read(paddr);
|
return mmio.Read(paddr);
|
||||||
case CART_REGION_1_2:
|
case CART_REGION_1_2:
|
||||||
@@ -287,10 +295,14 @@ u32 Mem::Read32(n64::Registers ®s, u32 paddr) {
|
|||||||
switch(paddr) {
|
switch(paddr) {
|
||||||
case RDRAM_REGION:
|
case RDRAM_REGION:
|
||||||
return Util::ReadAccess<u32>(mmio.rdp.rdram, paddr);
|
return Util::ReadAccess<u32>(mmio.rdp.rdram, paddr);
|
||||||
case DMEM_REGION:
|
case RSP_MEM_REGION: {
|
||||||
return Util::ReadAccess<u32>(mmio.rsp.dmem, paddr & DMEM_DSIZE);
|
u32 mirrAddr = paddr & 0x1FFF;
|
||||||
case IMEM_REGION:
|
if(mirrAddr >= 0x1000) {
|
||||||
return Util::ReadAccess<u32>(mmio.rsp.imem, paddr & IMEM_DSIZE);
|
return Util::ReadAccess<u32>(mmio.rsp.imem, paddr & IMEM_DSIZE);
|
||||||
|
} else {
|
||||||
|
return Util::ReadAccess<u32>(mmio.rsp.dmem, paddr & DMEM_DSIZE);
|
||||||
|
}
|
||||||
|
}
|
||||||
case MMIO_REGION:
|
case MMIO_REGION:
|
||||||
return mmio.Read(paddr);
|
return mmio.Read(paddr);
|
||||||
case CART_REGION_1_2:
|
case CART_REGION_1_2:
|
||||||
@@ -329,10 +341,14 @@ u64 Mem::Read64(n64::Registers ®s, u32 paddr) {
|
|||||||
switch (paddr) {
|
switch (paddr) {
|
||||||
case RDRAM_REGION:
|
case RDRAM_REGION:
|
||||||
return Util::ReadAccess<u64>(mmio.rdp.rdram, paddr);
|
return Util::ReadAccess<u64>(mmio.rdp.rdram, paddr);
|
||||||
case DMEM_REGION:
|
case RSP_MEM_REGION: {
|
||||||
return Util::ReadAccess<u64>(mmio.rsp.dmem, paddr & DMEM_DSIZE);
|
u32 mirrAddr = paddr & 0x1FFF;
|
||||||
case IMEM_REGION:
|
if(mirrAddr >= 0x1000) {
|
||||||
return Util::ReadAccess<u64>(mmio.rsp.imem, paddr & IMEM_DSIZE);
|
return Util::ReadAccess<u64>(mmio.rsp.imem, paddr & IMEM_DSIZE);
|
||||||
|
} else {
|
||||||
|
return Util::ReadAccess<u64>(mmio.rsp.dmem, paddr & DMEM_DSIZE);
|
||||||
|
}
|
||||||
|
}
|
||||||
case MMIO_REGION:
|
case MMIO_REGION:
|
||||||
return mmio.Read(paddr);
|
return mmio.Read(paddr);
|
||||||
case CART_REGION_1_2:
|
case CART_REGION_1_2:
|
||||||
@@ -365,16 +381,17 @@ void Mem::Write8(Registers& regs, u32 paddr, u32 val) {
|
|||||||
case RDRAM_REGION:
|
case RDRAM_REGION:
|
||||||
mmio.rdp.rdram[BYTE_ADDRESS(paddr)] = val;
|
mmio.rdp.rdram[BYTE_ADDRESS(paddr)] = val;
|
||||||
break;
|
break;
|
||||||
case DMEM_REGION:
|
case RSP_MEM_REGION: {
|
||||||
|
u32 mirrAddr = paddr & 0x1FFF;
|
||||||
val = val << (8 * (3 - (paddr & 3)));
|
val = val << (8 * (3 - (paddr & 3)));
|
||||||
paddr = (paddr & DMEM_DSIZE) & ~3;
|
if(mirrAddr >= 0x1000) {
|
||||||
Util::WriteAccess<u32>(mmio.rsp.dmem, paddr & DMEM_DSIZE, val);
|
paddr = (paddr & IMEM_SIZE) & ~3;
|
||||||
break;
|
Util::WriteAccess<u32>(mmio.rsp.imem, paddr & IMEM_DSIZE, val);
|
||||||
case IMEM_REGION:
|
} else {
|
||||||
val = val << (8 * (3 - (paddr & 3)));
|
paddr = (paddr & DMEM_SIZE) & ~3;
|
||||||
paddr = (paddr & IMEM_SIZE) & ~3;
|
Util::WriteAccess<u32>(mmio.rsp.dmem, paddr & DMEM_DSIZE, val);
|
||||||
Util::WriteAccess<u32>(mmio.rsp.imem, paddr & IMEM_SIZE, val);
|
}
|
||||||
break;
|
} break;
|
||||||
case MMIO_REGION:
|
case MMIO_REGION:
|
||||||
Util::panic("MMIO Write8!");
|
Util::panic("MMIO Write8!");
|
||||||
case CART_REGION_1_2:
|
case CART_REGION_1_2:
|
||||||
@@ -435,16 +452,17 @@ void Mem::Write16(Registers& regs, u32 paddr, u32 val) {
|
|||||||
case RDRAM_REGION:
|
case RDRAM_REGION:
|
||||||
Util::WriteAccess<u16>(mmio.rdp.rdram, HALF_ADDRESS(paddr), val);
|
Util::WriteAccess<u16>(mmio.rdp.rdram, HALF_ADDRESS(paddr), val);
|
||||||
break;
|
break;
|
||||||
case DMEM_REGION:
|
case RSP_MEM_REGION: {
|
||||||
|
u32 mirrAddr = paddr & 0x1FFF;
|
||||||
val = val << (16 * !(paddr & 2));
|
val = val << (16 * !(paddr & 2));
|
||||||
paddr = (paddr & DMEM_SIZE) & ~3;
|
if(mirrAddr >= 0x1000) {
|
||||||
Util::WriteAccess<u32>(mmio.rsp.dmem, paddr & DMEM_DSIZE, val);
|
paddr = (paddr & IMEM_SIZE) & ~3;
|
||||||
break;
|
Util::WriteAccess<u32>(mmio.rsp.imem, paddr & IMEM_DSIZE, val);
|
||||||
case IMEM_REGION:
|
} else {
|
||||||
val = val << (16 * !(paddr & 2));
|
paddr = (paddr & DMEM_SIZE) & ~3;
|
||||||
paddr = (paddr & IMEM_SIZE) & ~3;
|
Util::WriteAccess<u32>(mmio.rsp.dmem, paddr & DMEM_DSIZE, val);
|
||||||
Util::WriteAccess<u32>(mmio.rsp.imem, paddr & IMEM_SIZE, val);
|
}
|
||||||
break;
|
} break;
|
||||||
case MMIO_REGION:
|
case MMIO_REGION:
|
||||||
Util::panic("MMIO Write16!");
|
Util::panic("MMIO Write16!");
|
||||||
case CART_REGION_1_2:
|
case CART_REGION_1_2:
|
||||||
@@ -484,12 +502,14 @@ void Mem::Write32(Registers& regs, u32 paddr, u32 val) {
|
|||||||
case RDRAM_REGION:
|
case RDRAM_REGION:
|
||||||
Util::WriteAccess<u32>(mmio.rdp.rdram, paddr, val);
|
Util::WriteAccess<u32>(mmio.rdp.rdram, paddr, val);
|
||||||
break;
|
break;
|
||||||
case DMEM_REGION:
|
case RSP_MEM_REGION: {
|
||||||
Util::WriteAccess<u32>(mmio.rsp.dmem, paddr & DMEM_DSIZE, val);
|
u32 mirrAddr = paddr & 0x1FFF;
|
||||||
break;
|
if(mirrAddr >= 0x1000) {
|
||||||
case IMEM_REGION:
|
Util::WriteAccess<u32>(mmio.rsp.imem, paddr & IMEM_DSIZE, val);
|
||||||
Util::WriteAccess<u32>(mmio.rsp.imem, paddr & IMEM_SIZE, val);
|
} else {
|
||||||
break;
|
Util::WriteAccess<u32>(mmio.rsp.dmem, paddr & DMEM_DSIZE, val);
|
||||||
|
}
|
||||||
|
} break;
|
||||||
case MMIO_REGION:
|
case MMIO_REGION:
|
||||||
mmio.Write(*this, regs, paddr, val);
|
mmio.Write(*this, regs, paddr, val);
|
||||||
break;
|
break;
|
||||||
@@ -548,14 +568,15 @@ void Mem::Write64(Registers& regs, u32 paddr, u64 val) {
|
|||||||
case RDRAM_REGION:
|
case RDRAM_REGION:
|
||||||
Util::WriteAccess<u64>(mmio.rdp.rdram, paddr, val);
|
Util::WriteAccess<u64>(mmio.rdp.rdram, paddr, val);
|
||||||
break;
|
break;
|
||||||
case DMEM_REGION:
|
case RSP_MEM_REGION: {
|
||||||
|
u32 mirrAddr = paddr & 0x1FFF;
|
||||||
val >>= 32;
|
val >>= 32;
|
||||||
Util::WriteAccess<u32>(mmio.rsp.dmem, paddr & DMEM_DSIZE, val);
|
if(mirrAddr >= 0x1000) {
|
||||||
break;
|
Util::WriteAccess<u32>(mmio.rsp.imem, paddr & IMEM_DSIZE, val);
|
||||||
case IMEM_REGION:
|
} else {
|
||||||
val >>= 32;
|
Util::WriteAccess<u32>(mmio.rsp.dmem, paddr & DMEM_DSIZE, val);
|
||||||
Util::WriteAccess<u32>(mmio.rsp.imem, paddr & IMEM_SIZE, val);
|
}
|
||||||
break;
|
} break;
|
||||||
case MMIO_REGION:
|
case MMIO_REGION:
|
||||||
Util::panic("MMIO Write64!");
|
Util::panic("MMIO Write64!");
|
||||||
case CART_REGION_1_2:
|
case CART_REGION_1_2:
|
||||||
|
|||||||
Reference in New Issue
Block a user